L'ADF4382 è un PLL (Phased Locked Loop) a N frazionario, ad alte prestazioni e a bassissima distorsione, con un oscillatore controllato in tensione (VCO) integrato, ideale per la generazione dell'oscillatore locale (LO) in applicazioni 5G o applicazioni di clock per convertitori di dati.
Il PLL ad alte prestazioni dell'ADF4382 ha una cifra di merito di −239 dBc/Hz, un rumore basso di 1/f e una frequenza PFD elevata di 625 MHz in modalità intera, che consente di ottenere un rumore in banda e una distorsione integrata molto bassi. L'ADF4382 può generare frequenze in un intervallo di ottava fondamentale compreso tra 11 GHz e 22 GHz, eliminando così la necessità di filtri subarmonici. I partitori in uscita sull'ADF4382 permettono di generare una gamma di frequenza d'uscita completa, da 687,5 MHz a 22 GHz.
Per applicazioni di clock con più convertitori di dati, l'ADF4382 allinea automaticamente la propria uscita al fronte di riferimento di ingresso includendo il partitore in uscita nel loop di feedback PLL. Per le applicazioni che richiedono un ritardo deterministico o una capacità di regolazione del ritardo, è previsto un ritardo programmabile dal riferimento all'uscita con una risoluzione di < 1 ps. Il riferimento all'adattamento del ritardo di uscita su più dispositivi e in base alla temperatura consente un allineamento multichip prevedibile e preciso.
La semplicità del diagramma a blocchi dell'ADF4382 facilita i tempi di sviluppo grazie alla mappa semplificata dei registri dell'interfaccia seriale periferica (SPI), all'ingresso SYNC esterno e all'allineamento ripetibile su più chip sia in modalità intera che frazionata.
Caratteristiche principali e vantaggi
- Intervallo di frequenza di uscita: da 687,5 MHz a 22 GHz
- Distorsione RMS integrata a 20 GHz = 20 fs (larghezza di banda di integrazione: da 100 Hz a 100 MHz)
- Distorsione RMS integrata a 20 GHz = 31 fs (metodo ADC SNR)
- Tempo di calibrazione rapida VCO < 1 μs
- Tempo di autocalibrazione VCO < 100μs
- Rumore di fase: −156 dBc/Hz a 20 GHz
- Specifiche PLL:
- -239 dBc/Hz: rumore di fase di fondo normalizzato in banda
- -287 dBc/Hz: rumore 1/f normalizzato in banda
- Frequenza di ingresso massima del rilevatore di fase/frequenza 625 MHz
- Frequenza d'ingresso di riferimento: 4,5 GHz
- fPFD spurio tipico: −90 dBc
- Specifiche del ritardo dal riferimento all'uscita
- Coefficiente di temperatura di ritardo di propagazione: 0,06 ps/°C
- Dimensioni regolazione: < 1 ps
- Allineamento della fase di uscita del multichip
- Alimentatori da 3,3 V e 5 V
- Supporto per lo strumento di progettazione di filtri ad anello ADIsimPLL™
- 7 mm × 7 mm, LGA a 48 terminali
- −Temperatura d'esercizio da 40 °C a +105 °C
Applicazioni
- Clocking convertitore di dati ad alte prestazioni
- Infrastruttura wireless (MC-GSM, 5G, 6G)
- Test e misurazione
Scheda di valutazione
L' ADF4382 può essere valutato con l' EVAL-ADF4382.
Diagrammi a blocchi e tabelle


