L'ADF4382 est une boucle à verrouillage de phase (PLL) fractionnaire N à très faible gigue et hautes performances avec un oscillateur contrôlé en tension (VCO) intégré, idéalement adapté à la génération d'oscillateurs locaux (LO) dans les applications 5G ou les applications d'horloge de convertisseur de données.
Le PLL haute performance de l’ADF4382 présente un facteur de mérite de −239 dBc/Hz, un faible bruit 1/f et une fréquence PFD élevée de 625 MHz en mode entier, ce qui permet d’obtenir un bruit dans la bande ultra-faible et une gigue intégrée. L'ADF4382 peut générer des fréquences dans une plage d'octave fondamentale de 11 GHz à 22 GHz, éliminant ainsi le besoin de filtres sous-harmoniques. Les diviseurs de sortie de l’ADF4382 permettent de générer une plage complète de fréquences de sortie allant de 687,5 MHz à 22 GHz.
Pour les applications d'horloge de convertisseur de données multiples, l'ADF4382 aligne automatiquement sa sortie sur le bord de référence d'entrée en incluant le diviseur de sortie dans la boucle de rétroaction PLL. Pour les applications qui nécessitent un retard déterministe ou une capacité d’ajustement du retard, une référence programmable au retard de sortie avec une résolution <1 ps est fournie. La référence à la synchronisation du retard de sortie entre plusieurs appareils et en cas de température excessive permet un alignement multichip prévisible et précis.
La simplicité du schéma fonctionnel ADF4382 facilite le temps de développement grâce à une carte de registre d'interface périphérique série (SPI) simplifiée, une entrée SYNC externe et un alignement multipuce répétable en mode entier et fractionnaire.
Fonctionnalités et avantages clés
- Plage de fréquence de sortie : 687,5 MHz à 22 GHz
- Gigue RMS intégrée à 20 GHz = 20 fs (bande passante d'intégration : 100 Hz à 100 MHz)
- Gigue RMS intégrée à 20 GHz = 31 fs (méthode SNR ADC)
- Temps d'étalonnage rapide du VCO < 1 μs
- Temps d'auto-étalonnage du VCO < 100μs
- Bruit de phase à large bande : −156 dBc/Hz à 20 GHz
- Spécifications PLL :
- -239 dBc/Hz : seuil du bruit de phase normalisé dans la bande
- -287 dBc/Hz : Bruit 1/f normalisé dans la bande
- Fréquence d'entrée maximale du détecteur de phase/fréquence de 625 MHz
- Fréquence d'entrée de référence de 4,5 GHz
- fPFD parasite type : −90 dBc
- Référence aux spécifications du délai de sortie
- Coefficient de température du retard de propagation : 0,06 ps/°C
- Taille du pas de réglage : <1 ps
- Alignement de la phase de la sortie multipuce
- Alimentations électriques 3,3 V et 5 V
- Prise en charge de l'outil de conception de filtre de boucle ADIsimPLL™
- LGA 7 mm × 7 mm, 48 bornes
- −Température de fonctionnement de 40 °C à +105 °C
Applications
- Horloge de convertisseur de données hautes performances
- Infrastructure sans fil (MC-GSM, 5G, 6G)
- Test et mesure
Carte d’évaluation
L' ADF4382 peut être évalué avec l' EVAL-ADF4382.
Schémas et tableaux fonctionnels


