ADF4382 es un bucle de enganche de fase (PLL) de N fraccional de alto rendimiento y vibración ultrabaja con un oscilador controlado por tensión (VCO) integrado, ideal para la generación de oscilador local (LO) en aplicaciones 5G o aplicaciones de sincronización de convertidores de datos.
El PLL de alto rendimiento del ADF4382 tiene una figura de mérito de −239 dBc/Hz, ruido 1/f bajo y alta frecuencia PFD de 625 MHz en modo entero que puede lograr un ruido en banda ultrabajo y vibración integrada. El ADF4382 puede generar frecuencias en un rango de octava fundamental de 11 GHz a 22 GHz, eliminando así la necesidad de filtros subarmónicos. Los divisores de salida del ADF4382 permiten generar un rango de frecuencia de salida completo de 687,5 MHz a 22 GHz.
Para múltiples aplicaciones de reloj de conversión de datos, el ADF4382 alinea automáticamente su salida con el borde de referencia de entrada al incluir el divisor de salida en el bucle de retroalimentación PLL. Para aplicaciones que requieren un retraso determinista o una capacidad de ajuste de retraso, se ofrece una referencia programable de retraso de salida con resolución de <1 ps. La referencia a la coincidencia del retraso de salida en múltiples dispositivos y por encima de la temperatura permite una alineación multichip predecible y precisa.
La simplicidad del diagrama de bloques ADF4382 facilita el tiempo de desarrollo con un mapa de registro simplificado de la interfaz periférica serial (SPI), una entrada SYNC externa y una alineación de multichip repetible, tanto en el modo entero como en el modo fraccional.
Características y beneficios clave
- Rango de frecuencia de salida: 687,5 MHz a 22 GHz
- Jitter RMS integrado a 20 GHz = 20 fs (ancho de banda de integración: 100 Hz a 100 MHz)
- Jitter RMS integrado a 20 GHz = 31 fs (método SNR ADC)
- Tiempo de calibración rápida del VCO< 1 s μ
- Tiempo de autocalibración del VCO< 100 sμ
- Nivel de ruido de fase: 156 dBc/Hz a 20 GHz −
- Especificaciones de PLL:
- –239 dBc/Hz: Base de ruido de fase en banda normalizada
- –287 dBc/Hz: Ruido normalizado dentro de banda 1/f
- Frecuencia de entrada máxima de 625 MHz del detector de fase/frecuencia
- Frecuencia de entrada de referencia de 4,5 GHz
- Espuria típica fPFD: −90 dBc
- Referencia a las especificaciones de retraso de salida
- Coeficiente de temperatura de retardo de propagación: 0,06 ps/°C
- Tamaño del paso de ajuste: <1 ps
- Alineación de fase de salida multichip
- Suministros de energía de 3.3 V y 5 V
- Compatibilidad con la herramienta de diseño de filtros de bucle ADIsimPLL™
- 7 mm × 7 mm, LGA de 48 terminales
- −Temperatura de operación: 40 °C a 105 °C
Aplicaciones
- Sincronización del convertidor de datos de alto rendimiento
- Infraestructura inalámbrica (MC-GSM, 5G, 6G)
- Prueba y medición
Placa de evaluación
El ADF4382 se puede evaluar con el EVAL-ADF4382.
Diagramas de bloques y tablas


