借助 RF PLL 在提高性能的同时减小尺寸

探索 Analog Devices 的一些性能最高的 RF PLL。凭借超过 80 多种独特的设备,Analog Devices 拥有业内最完善的 RF PLL 产品组合,配备非常适合您应用程序的解决方案。观看视频并了解更多信息。

带我了解 Analog Devices PLLVCO 产品组合。

Analog Devices 从 2003 年起就不断生产高性能的 PLL。我们已拥有 80 多种独特的零件,既有独立的 PLL,也有配备集成 VCO 的 PLL,涵盖从 DC 到 18 GHz 的频率 - 是业内最广泛的频率范围。在我们的 PLLVCO 中,集成 VCO 既增加了输出带宽,又大幅降低了合成器设计所需的电路板空间和缩小了最终产品的整体尺寸。几乎所有的 RF 系统都要求具备 PLL 合成器,我们的高性能和广泛的频率范围意味着我们不仅能为每种应用提供零件,而且我们的零件可以用于多种系统,从而为客户缩短上市周期。

参阅相关产品

ADF4356BCPZ

Analog Devices 时钟生成器和同步器 查看

为什么客户会使用我们的 PLL 和 VCO?

我们零件的高性能促成了我们客户最终产品的高性能 - 要求高度清洁、低相位噪声合成器的电子测试和测量设备就是很好的例子。我们的 HMC703 的低相位本底噪声极低 [-233 dBc/Hz],是用于此应用的理想之选。而且,HMC703 的集成扫描和调制功使它的嵌入式设计和操作比标准 PLL 更加简单和快速。

带我了解最重要的规格?

仅次于频率范围和性能,相位噪声对于我们的客户基本上是最重要的指标。在几乎所有应用中,都希望相位噪声尽可能低 - 它能改善信噪比,实现光谱较纯的输出。由于这一点,我们投入大量工作实现了业内最低的相位噪声。

ADF4355ADF5355 系列的集成 PLLVCO 为例 - 它们能提供堪比 GaAs VCO 的极低 VCO 相位噪声。[-138 dBc/Hz 偏移、3.4 GHz 载波] 借助这两个零件的集成 VCO 体系结构,相位噪声绩效不会限制频率范围 - 这些零件可相应在 50 MHz 到 6.8 和 13.6 GHz 的范围内工作。这意味着宽频系统仅需要一个 PLLVCO – 为设计师们减少了依据频率范围判定产品是否合格并进行测试的需要。

参阅相关产品

ADF4355-2BCPZ

Analog Devices 时钟生成器和同步器 查看

参阅相关产品

ADF5355BCPZ

Analog Devices 时钟生成器和同步器 查看

RF 工程师还会遇到哪些其他挑战?您是否能举出几个 Analog Devices 的例子?

PLL 噪声的确会让系统设计师头疼。好消息是,与其他商用备选相比,我们零件的电源噪声极低,能减少系统内失真并改善整体质量。

我们还提供免费的频率计划软件,为我们用于优化系统的 PLLVCO 提供支持,从而基本上消除所有有问题的噪声。 

有哪些其他的有用功能?

我们的许多 PLL 都具备允许随着时间生成频率扫描波形的功能。这就非常适合用于雷达和许多要求扫描输出的仪器应用,因为客户不需要软件处理开销。  

展望 5G 和其他未来的通信技术改进,我们的许多 PLL 都有能力控制输出相位 – 这非常适合用于需要精确动态相位控制的波束成型和相位阵列应用。 

为那些希望使用我们 PLLVCO 的设计师们提供哪些资源?

我们拥有大型的“more-than-silicon”产品,包括免费的模拟软件、免费的公共在线支持社区、EngineerZone、评估板和参考设计。


要了解 Analog Devises 新产品的更多信息,
请单击此处

相关的视频

最新视频

抱歉,您所选择的筛选条件未返回任何结果。

请仔细阅读我们近期更改的隐私政策。当按下确认键时,您已了解并同意艾睿电子的隐私政策和用户协议。

本网站需使用cookies以改善用户您的体验并进一步改进我们的网站。此处阅读了解关于网站cookies的使用以及如何禁用cookies。网页cookies和追踪功能或許用于市场分析。当您按下同意按钮,您已经了解并同意在您的设备上接受cookies,并给予网站追踪权限。更多关于如何取消网站cookies及追踪的信息,请点击下方“阅读更多”。尽管同意启用cookies追踪与否取决用户意愿,取消网页cookies及追踪可能导致网站运作或显示异常,亦或导致相关推荐广告减少。

我们尊重您的隐私。请在此阅读我们的隐私政策。