El PLL de alto rendimiento ADF4378 tiene un piso de ruido de fase dentro de banda normalizado de −239 dBc/Hz:, ruido 1/f ultrabajo y una frecuencia de detector de fase/frecuencia (PFD) alta que puede lograr un ruido dentro de banda ultrabajo y vibración integrada. El VCO fundamental y el divisor de salida del ADF4378 generan frecuencias de 800 MHz a 12,8 GHz. El ADF4378 integra todos los capacitores de derivación de la fuente de alimentación necesarios, lo que ahorra espacio en placas compactas.
Para múltiples aplicaciones de convertidor de datos y reloj MxFE, el ADF4378 simplifica las rutinas de alineación y calibración del reloj requeridas con otras soluciones de reloj al implementar la referencia automática a la función de sincronización de salida, la referencia coincidente a los retrasos de salida en la función de proceso, tensión y temperatura, y la referencia menor de ±0,1 ps libre de vibraciones a la función de capacidad de ajuste del retraso de salida.
La función de temporizador de pulso de uso general ofrece una alineación de pulso y reloj multichip predecible y precisa para arquitecturas SYSREF, SYNC y sincronización multichip (MCS). Las soluciones JESD204B y JESD204C Subclase 1 se admiten emparejando el ADF4378 con un circuito integrado (IC) que distribuye pares de señales de referencia y SYSREF. La función de temporizador de pulso simplifica el diseño del sistema al permitir que SYSREF, ampliamente distribuido, solo cumpla con la temporización de frecuencia de referencia más lenta frente a la temporización de reloj de salida mucho más estricta. Interfaz periférica en serie (SPI), lógica de modo de corriente seleccionable (CML), lógica positiva de baja tensión/pseudoemisor acoplado (LVPECL) o señalización diferencial de baja tensión (LVDS). La entrada SYSREF y la salida LVDS SYSREF permiten la conversión de señal de CML a LVDS., que simplifica la alineación del reloj y SYSREF para varios convertidores. La función de temporizador de pulso también se puede utilizar con señales MCS de transceptor y señales SYNC para otros circuitos integrados.
Características y beneficios clave
- Rango de frecuencia de salida: 800 MHz a 12,8 GHz
- Vibración = 18 fsRMS (Integración BW: 100 Hz a 100 MHz)
- Vibración = 27 fsRMS (Método ADC SNR)
- Base de ruido de banda ancha: -160 dBc/Hz a 12 GHz
- Especificaciones de PLL:
- -239 dBc/Hz: Base de ruido de fase en banda normalizada
- -147 dBc/Hz: Ruido normalizado dentro de banda 1/f
- Frecuencia del detector de fase hasta 500 MHz
- Frecuencia de entrada de referencia de hasta 1 GHz
- Aumentos de PFD típicos de -100 dBc
- Referencia a las especificaciones de retraso de salida:
- Desviación estándar pieza a pieza: 3 ps
- Cambio de temperatura: 0,03 ps/℃
- Tamaño del paso de ajuste: <>
- Alineación de fase de salida multichip
- Salida LVDS SYSREF reprogramada
- Suministros de energía de 3,3 V y 5 V
- LGA de 48 conectores y 7 mm × 7 mm
Aplicaciones
- Convertidor de datos de alto rendimiento y sincronización MxFE
- Infraestructura inalámbrica (MC-GSM, 5G)
- Prueba y medición
- FPGA con convertidores de datos integrados
Placa de evaluación
El ADF4378 se puede evaluar con el EVAL-ADF4378.
Diagramas de bloques y tablas


